Knihovny napsané v SystemVerilog u

opentitan

OpenTitan: Open source křemíkový kořen důvěry.
  • 1.9k
  • Apache License 2.0

cva6

CORE-V CVA6 je 6-stupňový RISC-V CPU aplikační třídy schopný spouštět Linux.
  • 1.8k
  • GNU General Public License v3.0

ibex

Ibex je malé 32bitové jádro CPU RISC-V, dříve známé jako zero-riscy.
  • 1.0k
  • Apache License 2.0

MinecraftHDL

Tok syntézy Verilog pro obvody Redstone Minecraft.
  • 987

hdmi

Odesílejte video/audio přes HDMI na FPGA.
  • 886
  • GNU General Public License v3.0

rsd

RSD: RISC-V out-of-order superskalární procesor.
  • 802
  • Apache License 2.0

swerv_eh1

Adresář jader RISC-V SweRV společnosti Western Digital.
  • 784
  • Apache License 2.0

cv32e40p

CV32E40P je řadový 4-stupňový RISC-V RV32IMFCXpulp CPU založený na RI5CY od PULP-Platform.
  • 739
  • GNU General Public License v3.0

axi

Syntetizovatelné IP moduly AXI SystemVerilog a ověřovací infrastruktura pro vysoce výkonnou komunikaci na čipu.
  • 737
  • GNU General Public License v3.0

Cores-VeeR-EH1

Jádro VeeR EH1.
  • 704
  • Apache License 2.0

scr1

SCR1 je vysoce kvalitní open-source RISC-V MCU jádro ve Verilog.
  • 672
  • GNU General Public License v3.0

lowrisc-chip

Kořenové úložiště pro projekt lowRISC a ukázky FPGA.
  • 554
  • GNU General Public License v3.0

pcileech-fpga

FPGA moduly používané společně s PCILeech Direct Memory Access (DMA) Attack Software.
  • 426

projf-explore

Projekt F přivádí FPGA k životu díky vzrušujícím open source návrhům, na kterých můžete stavět...
  • 423
  • MIT

black-parrot

Vícejádrový RISC-V s podporou Linuxu pro celý svět.
  • 423
  • BSD 3-clause "New" or "Revised"

VeriGPU

OpenSource GPU, ve Verilog, volně založené na RISC-V ISA.
  • 389
  • MIT

pulpissimo

Toto je projekt nejvyšší úrovně pro platformu PULPissimo. Vytvoří instanci PULPissimo open-source systému s PULP SoC doménou, ale bez clusteru.
  • 305
  • GNU General Public License v3.0

cvfpu

Parametrická jednotka s plovoucí desetinnou čárkou s podporou standardních formátů a operací RISC-V a také transprecizních formátů.
  • 288
  • Apache License 2.0

snitch

Štíhlý, ale průměrný systém RISC-V! (podle pulp-platformy).
  • 203
  • Apache License 2.0

Cores-VeeR-EL2

Jádro VeeR EL2.
  • 182
  • Apache License 2.0

Coyote

Framework poskytující abstrakce operačního systému a řadu sdílených síťových (RDMA, TCP/IP) a paměťových služeb pro běžné moderní heterogenní platformy. (podle fpgasystems).
  • 124
  • MIT

eurorack-pmod

Hardware a brána pro začátek se syntézou zvuku na bázi FPGA s open source nástroji.
  • 113
  • GNU General Public License v3.0

riscv-simple-sv

Jednoduché jádro RISC V pro výuku.
  • 110
  • BSD 3-clause "New" or "Revised"

ravenoc

RaveNoC je konfigurovatelný HDL NoC (Network-On-Chip) vhodný pro MPSoC a různé MP aplikace.
  • 95
  • MIT

wav-lpddr-hw

Vlnitá DDR (WDDR) Hardware fyzického rozhraní (PHY).
  • 79
  • Apache License 2.0

fpga-tamagotchi

Tamagotchi P1 pro Analogue Pocket a MiSTer.
  • 73
  • MIT

analogue-pocket-utils

Sbírka IP a informace o tom, jak se vyvíjet pro openFPGA a Analogue Pocket.
  • 71
  • MIT

BrianHG-DDR3-Controller

DDR3 Controller v1.60, 16 portů pro čtení/zápis, konfigurovatelné šířky, priorita, velikost automatického shluku a mezipaměť na každém portu. Víceokenní video řadič VGA/HDMI s vrstvami s příměsí alfa. Včetně dokumentů a TB...
  • 50

davos

Distribuovaný akcelerátor OS.
  • 49

S32X_MiSTer

Implementace Sega 32X pro MiSTer.
  • 44