Knihovny napsané v Verilogu
zbasic
Jednoduchý základní systém ZipCPU určený pro testování a rychlou integraci do nových systémů.
- 38
Verilog_Calculator_Matrix_Multiplication
Toto je jednoduchý projekt, který ukazuje, jak vynásobit dvě matice 3x3 ve Verilog.
- 37
- Mozilla Public License 2.0
demo-projects
Demo projekty pro různé desky Kintex FPGA (od openXC7).
- 30
- BSD 3-clause "New" or "Revised"
Arcade-TMNT_MiSTer
Konami Teenage Mutant Ninja Turtles pro platformu MiSTer FPGA.
- 29
- GNU General Public License v3.0 only
fftdemo
Ukázka ukazující, jak lze komprimovat několik komponent pro vytvoření simulovaného spektrogramu.
- 28
neorv32-verilog
♻️ Převeďte procesor NEORV32 na syntetizovatelný modul netlist Verilog pomocí GHDL..
- 28
- BSD 3-clause "New" or "Revised"
a2o
Jádro A2O navazovalo na A2I, bylo napsáno ve Verilog a podporovalo nižší počet vláken než A2I, ale vyšší výkon na vlákno pomocí provádění mimo pořadí (přejmenování registrů, rezervační stanice, vyrovnávací paměť pro dokončení) a úložiště. fronta. Nyní se aktualizuje, aby vyhovovala požadavkům a byla integrována do otevřených projektů. (od OpenPOWERFoundation).
- 27
- GNU General Public License v3.0
FPGA_RealTime_and_Static_Sobel_Edge_Detection
Zřetězená implementace Sobel Edge Detection na kameře OV7670 a na statických snímcích.
- 27
- MIT
jt89
sn76489 je kompatibilní jádro Verilog s důrazem na implementaci FPGA a kompatibilitu systému Megadrive/Master.
- 26
- GNU General Public License v3.0 only
psram-tang-nano-9k
Open source řadič PSRAM/HyperRAM pro Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA.
- 24
- Apache License 2.0
FPGA_OV7670_Camera_Interface
Streamování kamery OV7670 v reálném čase přes VGA s rozlišením 640 x 480 při 30 snímcích za sekundu.
- 21
- MIT
caravel_fulgor_opamp
Otestujte operační zesilovač pro všeobecné použití čipu pomocí Skywater SKY130 PDK.
- 15
- Apache License 2.0
FusionConverter
Soubory návrhu pro otevřený hardwarový převodník NeoGeo MVS na AES.
- 15
- GNU General Public License v3.0 only