Knihovny napsané v Verilogu

xfcp

Rozšiřitelná řídicí platforma FPGA.
  • 44
  • MIT

zbasic

Jednoduchý základní systém ZipCPU určený pro testování a rychlou integraci do nových systémů.
  • 38

interpolation

Digitální interpolační techniky aplikované na digitální zpracování signálu.
  • 37

Verilog_Calculator_Matrix_Multiplication

Toto je jednoduchý projekt, který ukazuje, jak vynásobit dvě matice 3x3 ve Verilog.
  • 37
  • Mozilla Public License 2.0

NTHU-ICLAB

清華大學 | 積體電路設計實驗 (IC LAB) | 110上.
  • 34

MiSTery

Jádro Atari ST/STE pro FPGA.
  • 30

demo-projects

Demo projekty pro různé desky Kintex FPGA (od openXC7).
  • 30
  • BSD 3-clause "New" or "Revised"

Arcade-TMNT_MiSTer

Konami Teenage Mutant Ninja Turtles pro platformu MiSTer FPGA.
  • 29
  • GNU General Public License v3.0 only

MiSTerFPGA_YC_Encoder

Veškerá práce související s kodérem YC / NTSC & PAL pro MiSTerFPGA.
  • 29
  • MIT

fftdemo

Ukázka ukazující, jak lze komprimovat několik komponent pro vytvoření simulovaného spektrogramu.
  • 28

neorv32-verilog

♻️ Převeďte procesor NEORV32 na syntetizovatelný modul netlist Verilog pomocí GHDL..
  • 28
  • BSD 3-clause "New" or "Revised"

a2o

Jádro A2O navazovalo na A2I, bylo napsáno ve Verilog a podporovalo nižší počet vláken než A2I, ale vyšší výkon na vlákno pomocí provádění mimo pořadí (přejmenování registrů, rezervační stanice, vyrovnávací paměť pro dokončení) a úložiště. fronta. Nyní se aktualizuje, aby vyhovovala požadavkům a byla integrována do otevřených projektů. (od OpenPOWERFoundation).
  • 27
  • GNU General Public License v3.0

FPGA_RealTime_and_Static_Sobel_Edge_Detection

Zřetězená implementace Sobel Edge Detection na kameře OV7670 a na statických snímcích.
  • 27
  • MIT

dbgbus

Sbírka ladicích sběrnic vyvinutá a prezentovaná na zipcpu.com.
  • 27

jt89

sn76489 je kompatibilní jádro Verilog s důrazem na implementaci FPGA a kompatibilitu systému Megadrive/Master.
  • 26
  • GNU General Public License v3.0 only

gateware

IP submoduly, formátované pro snadnější integraci CI.
  • 24
  • GNU General Public License v3.0

boxlambda

Sandbox mikropočítače na bázi FPGA pro softwarové a RTL experimentování.
  • 24
  • MIT

psram-tang-nano-9k

Open source řadič PSRAM/HyperRAM pro Sipeed Tang Nano 9K / Gowin GW1NR-LV9QN88PC6/15 FPGA.
  • 24
  • Apache License 2.0

CPLD-Guide

Průvodce komplexním programovatelným logickým zařízením (CPLD).
  • 21

FPGA_OV7670_Camera_Interface

Streamování kamery OV7670 v reálném čase přes VGA s rozlišením 640 x 480 při 30 snímcích za sekundu.
  • 21
  • MIT

Rosebud

Rámec pro vývoj Middlebox s akcelerací FPGA.
  • 20
  • MIT

color3

Informace o desce eeColor Color3 HDMI FPGA.
  • 19
  • MIT

RISC-V

Návrhová implementace jádra RV32I ve Verilog HDL s rozšířením Zicsr.
  • 19
  • MIT

ice40_power

Výkonová analýza zařízení ICE40UP5K-SG48.
  • 18
  • MIT

arrowzip

Demonstrace desky FPGA MAX1000 založená na ZipCPU.
  • 17

icozip

Demonstrační port ZipCPU pro icoboard.
  • 16

caravel_fulgor_opamp

Otestujte operační zesilovač pro všeobecné použití čipu pomocí Skywater SKY130 PDK.
  • 15
  • Apache License 2.0

FusionConverter

Soubory návrhu pro otevřený hardwarový převodník NeoGeo MVS na AES.
  • 15
  • GNU General Public License v3.0 only

dyract

DyRACT Open Source Repository.
  • 14

cia-verilog

Implementace 8250 Complex Interface Adapter (CIA) ve Verilog.
  • 14